VBUS 脚一常工
和解
问题:
问题由客户提出,客户在生产调试样机的时候,使用两周后发现几片样机出现 VBUS 引脚在不
USB 线的时候有 3V 左右的电压的问题.
调研:
我们在确认了客户描述的现象后,对问题的样机做了以下分析 :
1. 去掉 VBUS 周边所有电路.-->问题存在.
2. 更换 MCU 做交叉验证.-->问题消失.
3. 使用软件对 VBUS 引脚 PA9 进行翻转.-->无法翻转.
因此怀疑 VBUS 引脚已经损坏.
分析原理图电路后发现,由于增加了 LDO,导致 MCU GPIO 引脚 PA9 VDD 上电晚 :
根据我们的数据手册来 :
GPIO 输入引脚不能超过 VDD+4V,即当刚插上 USB 时,PA9 VIN=5V,而 VDD=0V,则
VIN(5V)>VDD+4.0(4V),此超过数据手册范围,可能损坏引脚功能.
结论:
由数据手册 AMR 可以看出,我们在设计电路的时候需要避免 VIN>(VDD+4.0v).
处理:
为了确保 VBUS 引脚 PA9 VDD 后上电,我们可以考虑使用一个简单的逻辑电路(比如与门)
来实现:
VDD 上电电压达到 3.3v 后才打开 USB VBUS 输入到 PA9 的开关.
重要通知 - 请仔细阅读
意法半导体公司及其子公司(“ST”)保留随时对ST 产品和/ 或本文档进行变更、更正、增强、修改和改进的权利,恕不另行通知。买方在
订货之前应获取关于ST 产品的最新信息。ST 产品的销售依照订单确认时的相关ST 销售条款。
买方自行负责对ST 产品的选择和使用, ST 概不承担与应用协助或买方产品设计相关的任何责任。
ST 不对任何知识产权进行任何明示或默示的授权或许可
转售的ST 产品如有不同于此处提供的信息的规定,将导致ST 针对该产品授予的任何保证失效。